(function(){ var content_array=["
关于<\/b>AMD<\/b><\/p> \n
在超过五十年的历史中,AMD(超威半导体)引领了高性能运算、图形,以及可视化技术方面的创新。全球数十亿计的人们、领先的 500 强公司,以及尖端科学研究所都依靠 AMD 技术来改善他们的生活、工作以及娱乐。AMD 员工致力于打造领先的高性能和自适应产品,努力拓宽技术的极限。成就今日,启迪未来。更多信息,敬请访问 AMD 公司(NASDAQ:AMD)-官网 http:\/\/www.amd.com.cn\/<\/a>,关注 AMD 官方微信:AMDChina,关注 AMD 官方微博@AMD中国。<\/p> \n AMD<\/b>、<\/b>AMD Arrow <\/b>标识、<\/b>Alveo<\/b>、<\/b>Virtex<\/b>、<\/b>Vivado <\/b>及其组合为超威半导体公司的商标。其它名称仅供参考之用,可能是其各自所有者的商标。<\/b><\/span><\/p> <\/td> \n <\/tr> \n <\/tbody> \n <\/table> \n<\/div> \n [1] 截至 2023 年 8 月 16 日,AMD 性能实验室使用 Vivado™ Design Suite 2023.1,对运行在 Vivado Lab(硬件管理器) 2023.1 上的 Alveo UL3524 加速卡进行了测试。基于 GTF 时延基准设计,经过配置,可在内部近端回送模式下启用 GTF 收发器。GTF TX 和 RX 时钟在大约 644MHz 的相同频率下工作,相移为 180 度。GTF 时延基准设计通过锁存单个空闲运行计数器的值来测量硬件中的时延。时延即为 TX 数据在 GTF 收发器处锁存的时间与其在路由回 FPGA 架构之前在 GTF 接收器处锁存的时间之间的差值。时延测量不包括协议开销、协议帧、可编程逻辑 (PL) 时延、TX PL 接口设置时间、RX PL 接口时钟输出、包飞行时间和其它时延来源。基准测试运行了 1,000 次,每次测试 250 帧。引用的测量结果基于 GTF 收发器"RAW 模式",其中收发器的物理介质连接子层 (PMA) 将数据"按原样"传递到 FPGA 架构。时延测量结果在此配置的所有测试运行中保持一致。系统制造商可能会修改配置,因此产生不同的结果。ALV-10<\/span><\/p> <\/td> \n <\/tr> \n [2] 基于 Virtex UltraScale+ GTY 收发器与超低时延 GTF 收发器的仿真比较。<\/span><\/p> <\/td> \n <\/tr> \n <\/tbody> \n <\/table> \n<\/div> \n <\/p> \n \n \n
\n \n \n
\n \n