omniture

新思科技推出全新ARC VPX DSP處理器IP核,支持高性能信號(hào)處理芯片設(shè)計(jì)

DesignWare ARC VPX5和VPX5FS DSP處理器整合了超寬矢量架構(gòu),加快高度并行的汽車、傳感器融合和通信應(yīng)用
Synopsys, Inc.
2019-11-07 10:20 13378

加州山景城2019年11月7日 /美通社/ --

重點(diǎn):

  • 新思科技ARC VPX5和VPX5FS DSP處理器基于擴(kuò)展指令集,以及為高度并行處理而優(yōu)化的VLIW/SIMD架構(gòu)
  • 多個(gè)矢量浮點(diǎn)流水線支持每個(gè)時(shí)鐘周期最多512次浮點(diǎn)運(yùn)算
  • 線性代數(shù)和復(fù)雜數(shù)學(xué)函數(shù)的硬件加速加快了計(jì)算密集型算法的速度
  • 安全增強(qiáng)型ARC VPX5FS處理器支持ASIL B和ASIL D安全等級(jí),簡(jiǎn)化汽車芯片的ISO 26262認(rèn)證
  • 具有C/C++編譯器及相關(guān)庫(kù)的ARC MetaWare開發(fā)工具包可簡(jiǎn)化應(yīng)用軟件開發(fā)

新思科技(Synopsys, Inc.,納斯達(dá)克股票代碼:SNPS)近日宣布推出全新DesignWare® ARC® VPX5 DSP和VPX5FS DSP處理器IP核,該解決方案基于擴(kuò)展的ARCv2DSP指令集,并針對(duì)雷達(dá)/激光雷達(dá)、傳感器融合和基帶通信處理等一系列廣泛的高性能信號(hào)處理應(yīng)用進(jìn)行了優(yōu)化。ARC VPX5 DSP處理器實(shí)現(xiàn)了可配置的高能效超長(zhǎng)指令字(VLIW)/單指令多數(shù)據(jù)(SIMD)架構(gòu),該架構(gòu)結(jié)合標(biāo)量和矢量執(zhí)行單元來(lái)實(shí)現(xiàn)高度并行處理。新思科技ARC VPX5FS DSP處理器提供安全監(jiān)視器、鎖步功能及其他硬件安全功能,在不顯著影響功耗或性能的情況下,幫助設(shè)計(jì)人員實(shí)現(xiàn)最嚴(yán)格的功能安全和故障覆蓋等級(jí)。ARC MetaWare開發(fā)工具包支持ARC VPX5和VPX5FS DSP處理器,并提供了一個(gè)全面的軟件編程環(huán)境,包括優(yōu)化矢量編譯器、調(diào)試器、指令集模擬器以及帶有DSP和數(shù)學(xué)函數(shù)的庫(kù)。

Arbe創(chuàng)始人兼首席技術(shù)官Noam Arkind表示:“ARC處理器的信號(hào)處理性能可集成在Arbe專有實(shí)時(shí)雷達(dá)處理器單元中,讓我們對(duì)ARC VPX DSP處理器的功能非常期待,結(jié)合我們獨(dú)特的硬件加速器,能夠進(jìn)一步擴(kuò)展可編程解決方案。線性代數(shù)加速和高性能矢量浮點(diǎn)流水線等增強(qiáng)功能有助于我們開發(fā)精確的算法實(shí)現(xiàn)?!?/p>

ARC VPX5和VPX5FS處理器支持單核、雙核和四核配置。每個(gè)VPX內(nèi)核包含一個(gè)標(biāo)量執(zhí)行單元和多個(gè)矢量計(jì)算單元,支持512位矢量字節(jié)內(nèi)的8位、16位和32位SIMD運(yùn)算。全新DSP處理器高度可配置功能,使開發(fā)人員能夠通過(guò)只選擇滿足性能所需的硬件功能和矢量資源來(lái)優(yōu)化功耗和尺寸。用于機(jī)器學(xué)習(xí)和人工智能應(yīng)用的神經(jīng)網(wǎng)絡(luò)算法,可以由ARC VPX處理器使用8位數(shù)據(jù)類型以及16位和32位浮點(diǎn)數(shù)據(jù)類型進(jìn)行高效處理。

為了解決在復(fù)雜DSP算法中越來(lái)越多地使用浮點(diǎn)計(jì)算的問(wèn)題,每個(gè)內(nèi)核中最多提供三個(gè)矢量浮點(diǎn)流水線。新思科技ARC VPX5和VPX5FS支持半精度、單精度和雙精度浮點(diǎn)數(shù)據(jù)類型。每個(gè)VPX內(nèi)核還為線性代數(shù)和數(shù)學(xué)指令提供專用硬件加速,從而為基于算法的處理提供超高性能。ARC VPX DSP處理器每周期可提供512次浮點(diǎn)運(yùn)算和32次數(shù)學(xué)運(yùn)算。

為了加快軟件開發(fā), ARC VPX DSP處理器由配有優(yōu)化C/C++編譯器的ARC MetaWare開發(fā)工具包提供支持。自動(dòng)矢量化功能使該編譯器能夠有效地將所有受支持的浮點(diǎn)和非浮點(diǎn)數(shù)據(jù)類型映射到具有完整MAC單元飽和度的相應(yīng)SIMD執(zhí)行單元上。該編譯器能夠有效地將VLIW運(yùn)算映射到所有矢量計(jì)算單元,從而實(shí)現(xiàn)高度并行執(zhí)行。

新思科技解決方案事業(yè)部營(yíng)銷副總裁John Koeter表示:“基于傳感器融合、激光雷達(dá)和雷達(dá)應(yīng)用的DSP密集型算法非常復(fù)雜,需要更強(qiáng)的計(jì)算和并行處理。新思科技通過(guò)提供一系列可配置的高性能VPX DSP處理器IP核解決方案,使設(shè)計(jì)人員能夠滿足海量信號(hào)處理需求的同時(shí),滿足其芯片的能效要求?!?

上市和資源

  • Synopsys DesignWare ARC VPX5處理器預(yù)計(jì)將在2020年第一季度面向主要客戶推出。
  • Synopsys DesignWare ARC VPX5FS處理器預(yù)計(jì)將在2020年第二季度面向主要客戶推出。

DesignWare IP核簡(jiǎn)介
新思科技是面向芯片設(shè)計(jì)提供高質(zhì)量硅驗(yàn)證IP核解決方案的領(lǐng)先供應(yīng)商。DesignWare IP核組合包括邏輯庫(kù)、嵌入式存儲(chǔ)器、嵌入式測(cè)試、模擬IP、有線和無(wú)線接口IP、安全I(xiàn)P、嵌入式處理器和子系統(tǒng)。為了加速原型設(shè)計(jì)、軟件開發(fā)以及將IP整合進(jìn)芯片,新思科技IP Accelerated計(jì)劃提供IP原型設(shè)計(jì)套件、IP軟件開發(fā)套件和IP子系統(tǒng)。新思科技對(duì)IP核質(zhì)量的廣泛投資、全面的技術(shù)支持以及強(qiáng)大的IP開發(fā)方法使設(shè)計(jì)人員能夠降低整合風(fēng)險(xiǎn),并加快上市時(shí)間。垂詢DesignWare IP核詳情,請(qǐng)?jiān)L問(wèn)www.synopsys.com/designware。

新思科技簡(jiǎn)介

新思科技(Synopsys, Inc.,納斯達(dá)克股票代碼:SNPS)是眾多創(chuàng)新型公司的Silicon to Software?(“芯片到軟件”)合作伙伴,這些公司致力于開發(fā)我們?nèi)粘K蕾嚨碾娮赢a(chǎn)品和軟件應(yīng)用。作為全球第15大軟件公司,新思科技長(zhǎng)期以來(lái)一直是電子設(shè)計(jì)自動(dòng)化(EDA)和半導(dǎo)體IP領(lǐng)域的全球領(lǐng)導(dǎo)者,并且在軟件安全和質(zhì)量解決方案方面也發(fā)揮著越來(lái)越大的領(lǐng)導(dǎo)作用。無(wú)論您是創(chuàng)建高級(jí)半導(dǎo)體的芯片(SoC)設(shè)計(jì)人員,還是編寫需要最高安全性和質(zhì)量的應(yīng)用程序的軟件開發(fā)人員,新思科技都能夠提供您所需要的解決方案,幫助您推出創(chuàng)新性的、高質(zhì)量的、安全的產(chǎn)品。有關(guān)更多信息,請(qǐng)?jiān)L問(wèn) www.synopsys.com

編輯聯(lián)系人

Camille Xu
新思科技
電郵:wexu@synopsys.com 

Norma Sengstock
新思科技
電郵:norma@synopsys.com

消息來(lái)源:Synopsys, Inc.
相關(guān)股票:
NASDAQ:SNPS
China-PRNewsire-300-300.png
相關(guān)鏈接:
全球TMT
微信公眾號(hào)“全球TMT”發(fā)布全球互聯(lián)網(wǎng)、科技、媒體、通訊企業(yè)的經(jīng)營(yíng)動(dòng)態(tài)、財(cái)報(bào)信息、企業(yè)并購(gòu)消息。掃描二維碼,立即訂閱!
collection