omniture

智原科技推出世界最小存儲面積的40eHV與40LP SRAM編譯器

2017-03-30 16:00 8623
ASIC設(shè)計服務(wù)暨IP研發(fā)銷售廠商智原科技(Faraday Technology Corporation , TWSE: 3035)今日發(fā)表基于聯(lián)電40eHV與40LP工藝的新一代內(nèi)存編譯器(SRAM compiler)。

新竹2017年3月30日電 /美通社/ -- ASIC設(shè)計服務(wù)暨IP研發(fā)銷售廠商智原科技(Faraday Technology Corporation, TWSE: 3035)今日發(fā)表基于聯(lián)電40eHV與40LP工藝的新一代內(nèi)存編譯器(SRAM compiler)。該編譯器結(jié)合聯(lián)電最新的0.213um2存儲單元(bit cell)技術(shù)與智原科技的優(yōu)化存儲器外圍電路設(shè)計,可自動輸出具有世界最小單元面積的存儲區(qū)塊,尤其在40eHV的工藝節(jié)點,可顯地為行動裝置顯示器驅(qū)動芯片(MDDI)相關(guān)應用降低成本。

聯(lián)電推出40eHV與40LP工藝較小的0.213um2儲存單元后,智原立即率先推出相對應的SRAM編譯器。相較于原先的0.242um2版本,新推出的編譯器在各種不同存儲大小與結(jié)構(gòu)配置條件下,可縮小存儲面積比例達15%~30%。而透過智原優(yōu)化的存儲器外圍電路,可在不影響性能的情況下進一步縮小面積、降低功耗;相較于某些使用相同0.213um2儲存單元的客制化存儲器,智原的方案可減少面積的比例約20%,為Full HD與WQHD顯示器驅(qū)動芯片等講究SRAM IP面積的應用提供關(guān)鍵性的競爭優(yōu)勢。

智原科技總經(jīng)理王國雍表示:40納米將是生命周期很長的工藝,而聯(lián)電的40納米工藝無論在IP、成本、良率與產(chǎn)能上都相當具有競爭力。智原將持續(xù)強化40納米的IP解決方案,相信這個0.213um2的內(nèi)存編譯器將可為客戶帶來立即而明顯的效益。

關(guān)于智原科技

智原科技(Faraday Technology Corporation, TWSE: 3035)為專用集成電路(ASIC)設(shè)計服務(wù)暨知識產(chǎn)權(quán)(IP)研發(fā)銷售領(lǐng)導廠商,總公司位于臺灣新竹科學園區(qū),并于中國大陸、美國、日本與歐洲設(shè)有研發(fā)、營銷據(jù)點。重要的IP產(chǎn)品包括:I/O、標準單元庫、Memory Compiler、兼容ARM指令集CPU、DDR 2/3/4、低功耗DDR 1/2/3、MIPI、V-by-One、USB 3.X、10/100/1000 Ethernet、Serial ATA、PCI Express、可編程高速SerDes,以及數(shù)百個外設(shè)數(shù)字及混合訊號IP。更多信息,請瀏覽智原科技網(wǎng)站www.faraday-tech.com或關(guān)注微信號faradaytech。

消息來源:智原科技
相關(guān)股票:
Taiwan:3035
China-PRNewsire-300-300.png
相關(guān)鏈接:
全球TMT
微信公眾號“全球TMT”發(fā)布全球互聯(lián)網(wǎng)、科技、媒體、通訊企業(yè)的經(jīng)營動態(tài)、財報信息、企業(yè)并購消息。掃描二維碼,立即訂閱!
collection